intel v19.4.2 CPRI FPGA IP

Impormasyon ng Produkto
| Bersyon | Paglalarawan | Epekto | Kaugnay na Impormasyon |
|---|---|---|---|
| v19.6.0 | Nagdagdag ng suporta para sa GMII Ethernet PCS Bypass mode. Idinagdag parameter Ethernet PCS Bypass. |
— | Intel Quartus Prime Pro Edition: Bersyon 22.3 Software at Mga Tala sa Paglabas ng Suporta sa Device |
| v19.5.0 | Idinagdag ang suporta ng Spyglass CDC para sa Intel Agilex F-tile mga device. |
— | Intel Quartus Prime Pro Edition: Bersyon 22.2 Software at Mga Tala sa Paglabas ng Suporta sa Device |
| v19.4.3 | Nagdagdag ng suporta para sa QuestaSim* simulator. Inalis ang suporta para sa ModelSim* SE at NCSim simulator. |
— | Intel Quartus Prime Pro Edition: Bersyon 22.1 Software at Mga Tala sa Paglabas ng Suporta sa Device |
| v19.4.2 | Nagdagdag ng 1.2288G CPRI Line Bit Rate na suporta para sa Intel Agilex Mga aparatong F-tile. |
— | Intel Quartus Prime Pro Edition: Bersyon 21.4 Software at Mga Tala sa Paglabas ng Suporta sa Device |
| v19.4.0 | Nagdagdag ng bagong parameter: Bumuo ng halampang disenyo para sa (ED_TYPE). Nagdagdag ng suporta para sa mga Intel Agilex F-tile device. Nagdagdag ng bago parameter: I-enable ang resynchronization ng CPRI radio frame number sa nais na halaga. Nagdagdag ng bagong signal: aux_bfn_resync_value [11:0]. Idinagdag Suporta ng Xcelium* simulator para sa Design Example. |
— | N/A |
| v19.3.0 | Pinahusay na Synopsys Design Constraint file. Nagdagdag ng kakayahan sa partikular na pigilin ang bawat pagkakataon upang walang mga hadlang magkakapatong sa pagitan ng CPRI instance ng iba't ibang configuration. |
— | Intel Quartus Prime Pro Edition: Bersyon 20.4 Software at Mga Tala sa Paglabas ng Suporta sa Device |
| v19.2.0 | Nagdagdag ng suporta para sa mga Intel Stratix 10 E-tile device. Idinagdag bagong parameter: Transceiver tile na gagamitin at Paganahin ang Reed-Solomon Pagpasa ng Error Correction (RS-FEC). |
— | Intel Quartus Prime Pro Edition: Bersyon 19.2 Software at Mga Tala sa Paglabas ng Suporta sa Device |
| v18.1 | Binago ang pangalan ng IP sa CPRI Intel FPGA IP sa Intel Katalogo ng Quartus Prime IP. Pinalitan ang pangalan ng IP parameter: Altera Debug Master Endpoint (ADME) sa Native PHY Debug Master Endpoint (NPDME). |
— | N/A |
Mga Tagubilin sa Paggamit ng Produkto
- Tiyaking naka-install ang kinakailangang bersyon ng Intel Quartus Prime Pro Edition.
- Sumangguni sa partikular na bersyon ng CPRI Intel FPGA IP na nakalista sa talahanayan sa itaas para sa detalyadong impormasyon sa mga feature at pagpapahusay nito.
- Sundin ang mga tagubiling ibinigay sa mga kaugnay na dokumento ng impormasyon para sa bawat bersyon upang maayos na mai-configure at magamit ang CPRI Intel FPGA IP.
- Kung gumagamit ng simulator, tiyaking gamitin ang sinusuportahang simulator na binanggit sa paglalarawan ng kaukulang bersyon.
- Para sa anumang karagdagang tulong o feedback, sumangguni sa seksyong "Magpadala ng Feedback" sa user manual o makipag-ugnayan sa team ng suporta sa produkto.
CPRI Intel® FPGA IP Core Release Notes
Maaaring magbago ang numero ng Intel FPGA IP version (XYZ) sa bawat bersyon ng software ng Intel Quartus® Prime. Isang pagbabago sa:
- X ay nagpapahiwatig ng isang pangunahing rebisyon ng IP. Kung ina-update mo ang software ng Intel Quartus Prime, dapat mong muling buuin ang IP.
- Ang Y ay nagpapahiwatig na ang IP ay may kasamang mga bagong feature. I-regenerate ang iyong IP para maisama ang mga bagong feature na ito.
- Ipinapahiwatig ng Z na ang IP ay may kasamang maliliit na pagbabago. Buuin muli ang iyong IP upang maisama ang mga pagbabagong ito.
Kaugnay na Impormasyon
- Panimula sa Intel FPGA IP Cores
- Gabay sa Gumagamit ng CPRI Intel FPGA IP
CPRI Intel FPGA IP v19.6.0
Talahanayan 1. v19.6.0 2022.11.15
| Bersyon ng Intel Quartus Prime Pro Edition | Paglalarawan | Epekto |
| 22.3 | Nagdagdag ng suporta para sa GMII Ethernet PCS Bypass mode. | — |
| Nagdagdag ng parameter Ethernet PCS Bypass. | — | |
| Idinagdag ang mga sumusunod na signal (magagamit kapag ang Ethernet PCS Bypass naka-on ang parameter):
• gmii_rx_fifo_rvalid • gmii_rx_fifo_rdata • gmii_tx_fifo_wready • gmii_tx_fifo_wdata |
— |
Intel Quartus Prime Pro Edition: Bersyon 22.3 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI Intel FPGA IP v19.5.0
Talahanayan 2. v19.5.0 2022.10.07
| Bersyon ng Intel Quartus Prime Pro Edition | Paglalarawan | Epekto |
| 22.2 | Idinagdag ang suporta sa dynamic na rate switch para sa mga Intel Agilex™ F-tile device sa parehong CPRI Intel FPGA IP at Design Example. | — |
| Idinagdag ang mga sumusunod na signal: | — | |
| • ehip_tx_pll_refclk_hs_link | ||
| • ehip_tx_pll_refclk_ls_link | ||
| • ehip_rx_cdr_refclk_hs_link | ||
| • ehip_rx_cdr_refclk_ls_link | ||
| Idinagdag ang suporta ng Spyglass CDC para sa mga Intel Agilex F-tile device. | — |
Kaugnay na Impormasyon
Intel Quartus Prime Pro Edition: Bersyon 22.2 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI Intel FPGA IP v19.4.3
Talahanayan 3. v19.4.3 2022.07.01
| Bersyon ng Intel Quartus Prime Pro Edition | Paglalarawan | Epekto |
| 22.1 | Nagdagdag ng suporta para sa QuestaSim* simulator. | — |
| Inalis ang suporta para sa ModelSim* SE at NCSim simulator. | — |
Kaugnay na Impormasyon
Intel Quartus Prime Pro Edition: Bersyon 22.1 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI Intel FPGA IP v19.4.2
Talahanayan 4. v19.4.2 2022.04.04
| Bersyon ng Intel Quartus Prime Pro Edition | Paglalarawan | Epekto |
| 21.4 | Nagdagdag ng 1.2288G CPRI Line Bit Rate na suporta para sa mga Intel Agilex F-tile na device. | — |
Kaugnay na Impormasyon
Intel Quartus Prime Pro Edition: Bersyon 21.4 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI Intel FPGA IP v19.4.0
Talahanayan 5. v19.4.0 2021.11.11
| Bersyon ng Intel Quartus Prime Pro Edition | Paglalarawan | Epekto |
| 21.2 | Nagdagdag ng bagong parameter: Bumuo ng exampang disenyo para sa (ED_TYPE) | — |
| 21.1 | Nagdagdag ng suporta para sa mga Intel Agilex F-tile device. | — |
| Nagdagdag ng bagong parameter: Paganahin ang muling pag-synchronize ng CPRI radio frame number sa nais na halaga. | — | |
| Nagdagdag ng bagong signal: aux_bfn_resync_value [11:0]. | — | |
| Nagdagdag ng suporta sa Xcelium* simulator para sa Design Example. | — |
Kaugnay na Impormasyon
- Intel Quartus Prime Pro Edition: Bersyon 21.1 Mga Tala sa Paglabas ng Software at Suporta sa Device
- Intel Quartus Prime Pro Edition: Bersyon 21.2 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI Intel FPGA IP v19.3.0
Talahanayan 6. v19.3.0 2021.03.05
| Bersyon ng Intel Quartus Prime Pro Edition | Paglalarawan | Epekto |
| 20.4 | Nagdagdag ng suporta para sa mga Intel Agilex E-tile device. | — |
| Nagdagdag ng 12165.12 Mbps na line bit rate na suporta para sa mga Intel Arria® 10 device. | — | |
| Pinahusay na Synopsys Design Constraint file. Idinagdag ang kakayahang pilitin ang bawat instance nang partikular upang walang mga hadlang na magkakapatong sa pagitan ng CPRI instance ng iba't ibang configuration. | — | |
| Nagdagdag ng suportang 3072.0 Mbps, 6144.0 Mbps at 12165.12 Mbps na line bit rate para sa mga Intel Stratix® 10 E-tile na device. | — |
Kaugnay na Impormasyon
Intel Quartus Prime Pro Edition: Bersyon 20.4 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI Intel FPGA IP v19.2.0
Talahanayan 7. v19.2.0 2019.10.01
| Bersyon ng Intel Quartus Prime Pro Edition | Paglalarawan | Epekto |
| 19.2 | Nagdagdag ng suporta para sa mga Intel Stratix 10 E-tile device. | — |
| Nagdagdag ng mga bagong parameter: Transceiver tile na gagamitin at
Paganahin ang Reed-Solomon Forward Error Correction (RS-FEC). |
— |
Kaugnay na Impormasyon
Intel Quartus Prime Pro Edition: Bersyon 19.2 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI Intel FPGA IP v18.1
Talahanayan 8. v18.1 2019.05.17
| Bersyon ng Intel Quartus Prime | Paglalarawan | Epekto |
| 18.1 | Pinalitan ang pangalan ng IP sa CPRI Intel FPGA IP sa Intel Quartus Prime IP Catalog. | — |
| Pinalitan ang pangalan ng IP parameter: Altera Debug Master Endpoint (ADME) sa Native PHY Debug Master Endpoint (NPDME). | — | |
| Nagdagdag ng bagong rehistro: IP_INFO. | — | |
| Nagdagdag ng bagong register bit sa TX_SCR Register: tx_scr_active. | — | |
| Idinagdag ang rehistrong DEBUG_STATUS sa offset 0xA0 | ||
| Nagdagdag ng 12165.12 Mbps at 24330.24 Mbps na line bit rate na suporta para sa mga Intel Stratix 10 na device. | ||
| Idinagdag ang Hybrid core clocking mode. | ||
| Nagdagdag ng suporta para sa 64-bit na interface. |
Kaugnay na Impormasyon
- Intel Quartus Prime Pro Edition: Bersyon 18.1 Mga Tala sa Paglabas ng Software at Suporta sa Device
- Intel Quartus Prime Standard Edition: Bersyon 18.1 Mga Tala sa Paglabas ng Software at Suporta sa Device
CPRI v7.0 IP Core v17.1
Talahanayan 9. Bersyon 17.1 Enero 2019
| Paglalarawan | Epekto |
| Unang release ng CPRI v7.0 IP core. | — |
| Na-verify sa software ng Intel Quartus Prime v17.1. | — |
| Ang mga Intel Stratix 10 device na may H- at L- tile transceiver ay available na ngayon sa Intel Quartus Prime Pro Edition v17.1 para sa lahat ng CPRI line bit rate maliban sa 0.6144 Gbps. |
— |
| Nagdagdag ng bagong parameter: Lapad ng path ng data. | |
| Paganahin ang line bit rate na auto-negotiation ay magagamit na ngayon para sa mga Intel Stratix 10 device. | — |
| Nagdagdag ng bagong hybrid clock source input. | — |
| Idinagdag ang suporta ng Arria V GZ device para sa CPRI line bit rate na 8.11008 Gbps. | — |
| Palitan ang pangalan ng IP sa Intel Quartus Prime IP catalog sa CPRI. | — |
CPRI v6.0 IP Core v17.0
Talahanayan 10. Bersyon 17.0 Enero 2018
| Paglalarawan | Epekto |
| Na-verify sa software ng Intel Quartus Prime v17.0. | — |
| Ang suporta ng Intel Stratix 10 device na may H- at L-tile transceiver ay available na ngayon sa Intel Quartus Prime Pro Edition v17.0 para sa CPRI line bit rate na 1.2288 Gbps at 10.1376 Gbps. |
— |
| Inalis ang suporta ng pamilya ng Intel Arria 10 device para sa CPRI line bit rate na 0.6144 Gbps. | — |
| Nagdagdag ng mga bagong parameter VCCR_GXB at VCCT_GXB supply voltage para sa transceiver sa mga variation ng Intel Stratix 10 IP core device. |
— |
| Idinagdag ang mga sumusunod na bagong rehistro at signal sa mga variation ng Intel Stratix 10 IP core device:
• Nagdagdag ng dalawang bagong rehistro: XCVR_TX_FIFO_DELAY, at XCVR_RX_FIFO_DELAY. • Nagdagdag ng dalawang bagong signal: latency_sclk, latency_sreset_n |
— |
CPRI v6.0 IP Core v14.1
Talahanayan 11. Bersyon 14.1 Disyembre 2014
| Paglalarawan | Epekto | Mga Tala |
| Na-verify sa software ng Quartus II v14.1. | — | — |
CPRI v6.0 IP Core v14.0
Talahanayan 12. Bersyon 14.0 Hunyo 2014
| Paglalarawan | Epekto | Mga Tala |
| Unang release ng CPRI v6.0 IP core. | — | — |
| Na-upgrade upang suportahan ang bagong IP Catalog. Para sa karagdagang impormasyon tungkol sa IP Catalog, sumangguni sa IP Catalog at Parameter Editor in Panimula sa Altera IP Cores. |
— |
— |
| Pinalitan ng pangalan Isama ang Vendor Specific Space (VSS) access sa pamamagitan ng CPU interface parameter sa Isama ang lahat ng control word access sa pamamagitan ng CPU interface para mas maipaliwanag ang function ng parameter. Ang pag-andar ng parameter ay nananatili tulad ng dati sa 13.1 at 13.0 na paglabas. |
— |
— |
| Pinalitan ng pangalan Lalim ng buffer ng receiver parameter sa Receiver FIFO depth. Ang pag-andar ng parameter ay nananatili tulad ng dati sa 13.1 at 13.0 na paglabas. |
— |
— |
CPRI v5.0 IP Core v13.1
Tandaan: Ang CPRI IP core v5.0 ay naka-iskedyul para sa pagkaluma ng produkto at itinigil na suporta gaya ng inilarawan sa PDN1603. Samakatuwid, hindi inirerekomenda ng Intel ang paggamit ng IP core na ito sa mga bagong disenyo. Para sa higit pang impormasyon tungkol sa kasalukuyang alok ng Intel FPGA IP, sumangguni sa Intel FPGA Intellectual Property website.
Bersyon 13.1 Nobyembre 2013
| Paglalarawan | Epekto | Mga Tala |
| Inalis ang suporta para sa pamilya ng HardCopy IV GX device. | — | — |
| Pinahusay ang demonstration testbench. | — | — |
| Pinahusay na paggamit ng mapagkukunan. | — | — |
Kaugnay na Impormasyon
Notification sa Paghinto ng Produkto: PDN1603
CPRI v5.0 IP Core v13.0
Talahanayan 14. Bersyon 13.0 Mayo 2013
| Paglalarawan | Epekto | Mga Tala |
| Nagdagdag ng bagong parameter para sa kontrol ng user sa pagsasama o pagbubukod ng interface ng software sa mga salitang ganap na kontrol. |
— |
— |
| Nagdagdag ng bagong parameter para sa kontrol ng user sa pagsasama o pagbubukod ng tampok na pag-calibrate ng pagkaantala ng round-trip. |
— |
— |
| Binawasan ang paggamit ng mapagkukunan sa mga 28-nm na device. | — | — |
Kaugnay na Impormasyon
Notification sa Paghinto ng Produkto: PDN1603
CPRI Intel FPGA IP User Guide Archives
Para sa pinakabago at nakaraang mga bersyon ng CPRI Intel FPGA IP user guide, sumangguni sa CPRI Intel FPGA IP User Guide HTML na bersyon. Piliin ang iyong gustong bersyon at i-click ang I-download. Kung hindi nakalista ang isang IP o bersyon ng software, nalalapat ang gabay sa gumagamit para sa nakaraang bersyon ng IP o software. Ang mga bersyon ng IP ay pareho sa mga bersyon ng software ng Intel Quartus Prime Design Suite hanggang v19.1. Mula sa software ng Intel Quartus Prime Design Suite na bersyon 19.2 o mas bago, ang mga IP ay may bagong IP versioning scheme mula sa Intel Corporation. Lahat ng karapatan ay nakalaan. Ang Intel, ang logo ng Intel, at iba pang mga marka ng Intel ay mga trademark ng Intel Corporation o mga subsidiary nito. Ginagarantiyahan ng Intel ang pagganap ng mga produktong FPGA at semiconductor nito sa kasalukuyang mga detalye alinsunod sa karaniwang warranty ng Intel ngunit inilalaan ang karapatang gumawa ng mga pagbabago sa anumang produkto at serbisyo anumang oras nang walang abiso. Walang pananagutan o pananagutan ang Intel na nagmumula sa aplikasyon o paggamit ng anumang impormasyon, produkto, o serbisyong inilarawan dito maliban kung hayagang sinang-ayunan ng Intel. Pinapayuhan ang mga customer ng Intel na kunin ang pinakabagong bersyon ng mga detalye ng device bago umasa sa anumang nai-publish na impormasyon at bago maglagay ng mga order para sa mga produkto o serbisyo. *Ang ibang mga pangalan at tatak ay maaaring i-claim bilang pag-aari ng iba. ISO 9001:2015 Registered CPRI Intel® FPGA IP Core Release Notes
- Online na Bersyon
- Magpadala ng Feedback
- ID: 683403
- Bersyon: 2022.11.15
Mga Dokumento / Mga Mapagkukunan
![]() |
intel v19.4.2 CPRI FPGA IP [pdf] Gabay sa Gumagamit v19.4.2, v19.6.0, v19.5.0, v19.4.2 CPRI FPGA IP, CPRI FPGA IP, FPGA IP, IP |

